datasheet

在离线应用中采用UCC28056来优化效率和待机功耗

2019-05-24来源: EEWORLD关键字:待机功耗  功率

1               前言

 

随着产品法规?#20013;?#35201;求在这些关键领域提高性能,效率和待机功耗已成为离线应用中关注的重点。这种关注需要采用复杂的功率策略以满足这些要求,例如在低功耗模式下关闭PFC。这种策略虽然有效,但极大地增加了系?#25104;?#35745;的复杂性,也增加了PFC下游的DC/DC转换器设计的负担,使其无法处理更宽的输入电压范围。UCC28056器件专为解决此问题而设计,可在整个负载范围内保持高效率,使设计人员即使在低功率模式下也能保持PFC开启状态。本应用?#25913;?#20171;绍了使用UCC28056优化过渡模式PFC设计以提高效率和待机功耗的设计决策。

 

2               功耗标准

 

表1和表2总结了美国能源部(DOE)VI级对铭牌输出功率为50 mW及以上的应用的功耗要求。

 

表1.DOE VI级(50 W至249 W)

DOE VI级(50 W至249 W)

待机功耗

< 210 mW

在以?#36335;?#22260;规范效率性能:

25%、50%、75%、100%负载

最低4点效率平均值

88%



表2.DOE VI级(>250 W)

DOE VI级(>25 W)

待机功耗

< 210 mW

在以?#36335;?#22260;规范效率性能:

25%、50%、75%、100%负载

最低4点效率平均值

88%



 

表3总结了《欧盟行为准则》(CoC)II级对铭牌输出功率为50 W至250 W的应用的功耗要求。在撰写本文?#20445;?#26410;获知铭牌输出功率大于250 W的要求。

 

表3.CoC II级功耗要求

CoC II级(50 W至249 W)

待机功耗

< 150 mW

在以?#36335;?#22260;规范效率性能:

10%、25%、50%、75%、100%负载

最低4点效率平均值

89%




应该注意的是,CoC II级考虑了10%负载下的轻载效率点,该负载下的效率通常因静态损耗和?#31995;?#30340;输出功率而受?#25509;?#21709;。在10%负载下效率?#31995;停?#22240;此在其他四个调节效率点上需要更高的效率以满足最小平均效率。


3               优化效率和待机功耗

 

为了说明优化待机功耗和效率的方法,请考虑以下85 VAC至265 VAC,165 W设计,如图1所示。

 

 

 

 

图1.UCC28056设计示例

 

4               突发模式运行

 

UCC28056实现了突发模式功能,进一步改善了轻载效率和待机功耗。此外,在进入突发模式后,导通时间脉冲宽度在前4个开关周期内斜坡上升。此外,在退出突发模式之前,导通时间脉冲宽度在最后4个开关周期内斜坡下降。这种软导通和软关断策略在进入突发模式后在前4个周期内增加线路电流,并在最后4个周期内降低线电流。此功能可在轻载条件下限制?#21830;?#22122;声和对EMI滤波器的干扰。

 

进入和退出突发模式通过应用于COMP引脚电压的两个比较器阈值实现。两个比较器阈值的平均电压约为VCOMP_Max的11%,这意味着在每个突发周期期间传递的功率约为最大输出功率的11%。

 

在突发开启期间,PFC级的效率大约等于PFC转换器在11%负载下的效率。在突发关闭期间,UCC28056的电流消耗降至125μA。在没有转换动作发生的突发关闭期间的功率损耗主要由PFC级内的静态功率损耗决定。等式1提供了待机功耗性能的近?#28006;?/span>

 

 

当PFC级上的负载降低到10%以?#29575;保?#31361;发期间的频率也会降低,以保持轻负载的高效率。

 

5               限制静态损耗

 

电路内器件的静态损耗会提高待机功耗。例如桥式整流器、升压二极管和MOSFET中的传导损耗,本节为选择?#40092;?#30340;值以降低PFC级中的功率损耗提供了指导。

 

5.1         分压器

 

VOSNS引脚连接到内?#38752;?#23548;放大器的反相输入,用于通过电阻分压器设置PFC级输出调节点。由于典型的PFC输出电压约为400 V,因此反馈分压器中的静态功率损耗可能很大,并且是导致高待机功耗的主要原因之一。等式2是VOSNS分压器中的静态功耗:

 

 

其中VBLK是PFC级的输出电压,ROS1是分压器的顶部电阻,ROS2是分压器的底部电阻。?#26434;?00 V的输出电压和1MΩ的总反馈电阻,反馈分压器的静态损耗为160 mW。因此,使用尽可能大的反馈电阻是有利的。但是,由于VOSNS偏置电流IOSNSBias的影响,较大的ROS1值会导致调节精度下降。等式3显示了调节精度与ROS1电阻之间的关系:

 

 

其中IOSBias是VOSNS引脚的偏置电流。最大IOSNSBias电流为100 nA。等式4确保由于IOSNSBias造成的输出电压调节降低不到1%:

 

 

1?#26434;?90 V的输出电压,ROS1的最大值为39MΩ。可以使用等式5计算ROS2的相应值,其中VOSReg是基准电压,2.5 V:

 

 

如果使用3×10-MΩ电阻作为ROS1,使用100kΩ+93.1kΩ作为ROS2,则VOSNS分压器的总待机功耗为5 mW。

 

5.2         UCC28056 + UCC25630x反馈/ BLK分压器

 

?#26434;?#22312;PFC级下?#38382;?#29992;LLC转换器的AC/DC系?#24120;?#21487;以将VOSNS电阻分压器配置为用作过渡模式升压PFC级的反馈分压器和LLC控制器UCC25630x的BLK引脚分压器,如图2所示。这种方法通过消除整个AC/DC系统解决方案中的额外高压分压器,大大降低了静态功耗。

 

 

图2.UCC28056和UCC25630x的结合高压分压器

 

为了适应UCC28056和UCC25630x的不同电阻分压比,需要两个电阻抽头。将PFC储能电压设置为390 V?#20445;琕OSNS分压比KOS等于156,如等式6所示。KBLK由LLC预期打开时的最小PFC储能电压决定。当储能导通阈值为3.05 V,所需的导通阈值为340 V?#20445;珺LK分压比KBLK等于111.5,如等式7所示:

 

 

在本例中,选择上分压电阻ROS11,由3个串联的3.24 M?#31119;?206 SMT电阻组成,如等式8所示:

 

 

同时求解等式6和等式7,得到等式9:

 

 

然后使用以下等式?#19994;?#30456;应的ROS2:

 

 

这两个电阻可以使用标准电阻值实现,如等式11和等式12所示:

 

 

该组合电阻分压器的总功耗为15.5 mW。

 

5.3         ZCD/CS分压器

 

在突发关闭条件下,ZCD/CS分压器的功耗最高。在这种状态下,漏极电压近似于等于线路电压峰值的DC电压。ZCD/CS分压器的峰值功耗如等式13所示:

 

 

其中RZC1是ZCD/CS分压器顶部电阻的电阻,RZC2是ZCD/CS分压器底部电阻的电阻。与VOSNS分压器非常相似,可以通过ZCD引脚检测精度的小幅折衷增加RZC1和RZC2的电阻。等式14将ZCD偏置电流引起的精度下降限制在1%以下:

 

 

分压器链中的上部电阻RZC1必须在浪涌测试下承受峰值输出电压。?#26434;?#32784;用的解决方案,此位置的电阻应具有高于升压MOSFET雪崩额定值的额定电压。3个1206 SMT,3.24MΩ的串联链满足精度要求,并提供高于600 V的耐压能力。使用等式15和等式16确定RZC1和RZC2的?#23454;?#20540;:

 

 

最大输入电压为265 Vrms?#20445;?#21322;个周期内的峰值功耗为14.41 mW。

 

5.4         X电容选择

 

X电容器是EMI滤波器的关键组件,并且逐线连接以?#31181;艵MI噪声。当电容器充电和放电?#20445;?#22312;电容器的等效串联电阻上消耗会功率,如等式17所示:

 

 

流过电容器的均方根电容器电流取决于线路均方根电压、线路频率和X电容器配置中的总电容。忽略寄生电感,x电容带给线路的阻抗可以如等式18所示计算:

 


可以使用等式19计算X电容的功率损耗:

 

 

?#26434;?#24182;联最大线路电压265 Vrms和0.33μF,每个的损耗因子为0.00022,X电容消耗的功率为6.4 mW。

 

5.5         ?#24615;碭电容放电

 

某些应用需要一种方法将EMI滤波器中使用的线间电容器在?#20184;?#26102;间内放电到合理电压。这是为了确保AC插头上的高压不会无限期地保留。有几种控?#21697;?#30005;时间的标准,如IEC60950、IEC60065和IEC62368,总结在表4中。

 

表4.X电容器放电标准4

标准

从AC拔出的放电时间常数(秒)

IEC60950

1s

IEC60065

1s

IEC62368

2s

 

 

一种流行的做法是将泄放电阻与X电容器并联放置。一般准则是每100 nF的电容需要并联添加10MΩ的最大泄放电阻。?#26434;?30 nF的X电容,需要至少3.3MΩ的泄放电阻。

 

虽然这是一种经济有效的方法,但它会导致系统中额外的静态功率损耗,增加待机功耗。?#26434;?5 VAC至265 VAC的输入电压范围,3.3M?#24863;?#25918;电阻分压器的功率损耗为21.2 mW。更有效的方法是使用?#24615;碭电容放电功能,该功能仅在检测到AC断开时才启用。?#26434;?#20351;用下游LLC级的AC/DC系?#24120;?#27492;功能集成在UCC256301和UCC256304谐振控制器中。UCC256301和UCC256304能够通过高压引脚检测AC线路,当检测到AC断开事件?#20445;?#25918;电X电容。在稳定状态下,HV引脚的最大漏电流为7.55μA。每隔720 ms,UCC25630x转换器将一个测试电流阶梯应用于线路,检查过零以确定AC拔插事件。假设施加到HV引脚的电压是等于AC线电压的整流正?#20063;ǎ?#21017;可以使用等式20计算最坏情况下的功耗:

 

 

5.6         桥式整流器

 

桥式整流器中的功率损耗是导通期间的正向电压和每个二极管的寄生电阻的结果。每个二极管的总功率损耗用等式21表示:

 

 

最坏情况下的功率损耗发生在最小线电压和最大负载时。?#26434;?.1 A的峰值输入电流、1 V的正向电压和80mΩ的寄生电阻,可以使用等式22计算每个二极管的总功率损耗:

 

 

桥式整流器的总损耗如等式23所示:

 

 

二极管的正向电压取决于?#38706;齲?#20854;中正向电压随着二极管的结?#38706;?#30340;增加而降低。因此,在桥式整流器中,可以?#36234;?#28201;升高和导通损耗降低进行权衡。

 

5.7         MOSFET选择

 

升压开关元件中的总功率损耗可以通过由开关的导通电阻引起的导通损耗和驱动MOSFET的栅极的开关损耗来描述。可以用等式24计算导通损耗:

 

 

其中,IMOS_RMS是MOSFET的均方根电流,RDS_on是MOSFET的导通电阻,Cotemp是与导通电阻相关的?#38706;?#31995;数。开关中的最大电流出现在满载和最小输入电压?#20445;?/span>

 

 

导通电阻随着MOSFET结温的增加而增加,在传导损耗等式中由Cotemp表示。在工作期间降低MOSFET的温升可以降低传导损耗。MOSFET中的开关损耗总结如下:

 

 

减少MOSFET的栅极电荷以降低上升和下降转换时间是有利的。然而,?#26434;?00V MOSFET,在这方面的选择有限。

 

6               待机功耗测量技巧

 

可以使用等式29计算PFC级消耗的?#23548;?#21151;率:

 

 

由于UCC28056的突发模式特性,输入功率变化通常非常高,并且难以从瞬时功率测量进?#33455;?#30830;测量。使用具有积分功能的功率计可以让用户在设定的时间间隔内积分mWh,然后执行简单计算以获得PFC级消耗的平均输入功率。图3显示了UCC28056EVM-296上待机功耗测量的正确连接。

 

 

图3.待机功耗测量连接

 

6.1         功率表连接和设置

 

强?#21307;?#35758;将PFC级的输出与任何测量仪器(如电子负载或电压表)物理断开。由于PFC级的输出是相?#36234;?#39640;的电压,测量仪器吸收的漏电流可能导致10 mW的轻负载,这将人为地增加待机功耗测量值。为了防止AC线电压测量的功耗使待机功耗结果增加,将电压测量的正极端子连接到面向AC电源的电源线也很重要。。由于PFC级在待机状态下吸收的电流非常小,因此线电压的测量误差小到可以忽略不计。将电流表连接到中性线,以避免高频噪声和电容耦合增加电流测量读数。

 


 

图4.AC功率表连接

 

线电压和线电流测量的更高精度可降低测量的噪声基底,并减少测量间隔内积分的误差量。建议使用尽可能低的电压范围。电流范围必须足够大,以测量突发期间的峰值线电流。建议使用电流探头测量峰值线电流,并选择恰好高于最大测量线电流的电流范围。

 

6.2         平均输入功率计算

 

在积分模式下,功率表计算PFC级在测量间隔期间消耗的功率量(mWh)。然后可以使用等式30计算平均输入功率:

 

 

6.3         待机功耗和效率测量

 

表5总结了PFC设计从85 VAC到265 VAC的待机功耗测量。

 

表5.待机功耗测量

输入电压(Vrms)

输入功率(mW)

VCC电压

VCC电流(μA)

总待机功耗(mW)

85

23

12.0074

104.034

24.249

115

24

12.0101

107.022

25.285

230

39

12.0632

105.630

40.268

265

45

12.0630

105.902

46.272

 

 图5总结了线路和负载的效率性能。

 


 

图 5.效率与输出功率

 

7               总结


UCC28056可在整个负载范围内提供卓越的待机功耗和效率性能,使设计能够满足最新的功耗标准。UCC28056的突发模式运行可实现高轻载效率,使设计即使在低功耗模式下也能保持PFC开启。通过使PFC?#20013;?#24320;启,可实现更窄的输入电压范围,简化整体系统复杂性以及下游转换器的设计。

 

 



关键字:待机功耗  功率

编辑:muyan 引用地址:http://www.88536358.com/dygl/ic462771.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确?#20064;?#26435;者。如果本网所选内容的文章作者及编辑认为其作品不宜公开?#26434;?#20256;播,或不应无偿使用,请及时通过电子?#22987;?#25110;电话通知我们,以迅速采取?#23454;?#25514;施,避免给双方造成不必要的经济损失。

上一篇:针对医疗设备高效电源管理的高性能设计
下一篇:减小EMI,提高密度和集成隔离是2019年电源发展的三大趋势

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

STM32低功耗之待机模式

STM32的3种低功耗模式?#26680;?#30496;模式?#32791;諍送?#27490;,外设如NVIC,系统时钟Systick仍运行。停止模式?#26680;?#26377;时钟都已停止;1.8V内核电源工作;PLL,HIS和HSERC振荡器功能禁止;寄存器和SRAM内容保留。待机模式:1.8V内核电源关闭;只有备份寄存器和待机电路维持供电;寄存器和SRAM内容全部丢失;实现最低功耗。STM32的3种低功耗?#21483;?#26041;式:STM32待机模式:在待机模式下,所有的I/O引脚均处于高阻态,除了复位引脚、被使能的?#21483;?#24341;脚和TAMPER引脚。待机模式下只有2uA的电流,停机模式下20uA的电流。库函数进入待机模式:使能电源时钟。设置WK_UP引脚作为?#21483;言础?#35774;置SLEEPDEEP位,设置PDDS位,执行WFI
发表于 2019-06-13
STM32低功耗之待机模式

如何减少模块电源的待机功耗

已有近20年的行业积累,为进一步优化电源模块的静态功耗,不断优化产品方案并将方?#24863;?#29255;化,打造出自主电源IC,进而推出P系列电源模块。P系列电源静态电流低至5mA,待机功耗仅为25mW,待机如休眠般静谧,可有效降低待机时能量损失。产品图片如下所示。 图 4超低待机功耗的贴片电源模块ZLG?#30053;?#30005;子目前产品具有宽输入电压范围,隔离1000VDC、1500VDC、3000VDC及6000VDC等多个系列,封装形式多样,兼容国际标准的SIP、DIP等封装。同时为保证电源产品性能建设了行?#30340;?#19968;流的测试实验室,配备最先进、齐全的测试设?#31119;?#20840;系列隔离DC-DC电源通过完整的EMC测试,静电抗扰度高达4KV、浪涌抗扰度高达2KV,可应用
发表于 2019-05-29
如何减少模块电源的待机功耗

STM32之低功耗——WKUP待机?#21483;?LCD显示)

最低功耗。低功耗配置图(详?#27010;?#32622;参考STM32参?#38469;?#20876;)睡眠模式停止模式待机模式电源控制寄存器 PWR_CR电源控制寄存器PWR_CSR电源控制/状态寄存器部分相关代码 进入待机模式/*进入待机模式*/void Wkup_Standby(void){ //复位全部IO RCC_APB2PeriphResetCmd(RCC_APB2Periph_GPIOA|    RCC_APB2Periph_GPIOB|    RCC_APB2Periph_GPIOC|    RCC_APB2Periph_GPIOD|  
发表于 2019-03-29
STM32之低功耗——WKUP待机?#21483;?LCD显示)

【STM32】电源控制、低功耗模式(实例:待机模式)

以低功耗模式提供1.8V电源,以保存寄存器和SRAM的内容;待机模式:调节器停止供电。除了备用电路和备份域外,寄存器和SRAM的内容全部丢失。 STM32的低功耗模式很多单片机有低功耗模式,STM32也不例外。在系统或者电源复位后,微控制器出于运行状态之下,HCLK为CPU提供时钟,内核执行代码。当CPU不需要继续运行?#20445;?#21487;以利用多种低功耗模式来节省功耗,例如等待某个事件触发。低功耗模式分类STM32有三种低功耗模式?#26680;?#30496;模式:Cortex-M3内?#36865;?#27490;,所?#22411;?#35774;包括Cortex-M3核心的外设,如NVIC、系统时钟(SysTick)?#28909;?#22312;运行;停止模式?#26680;?#26377;时钟都已停止。待机模式:1.8V内核电源关闭。在运行模式下,可以通过下面
发表于 2019-03-12
【STM32】电源控制、低功耗模式(实例:待机模式)

QORVO?通过10W Ka波段GaN放大器打破功率屏障

移动应用、基础设施与国防应用中核心技术与 RF 解决方案的领先供应商 Qorvo?, Inc.宣布,推出 MMIC 功率放大器,该放大器在 32-38GHz 频段提供超过 10 瓦饱和功率。市场上性能最强大的 MMIC 产品具有先进的可靠性和效率,支持?#31361;?#22312;重要国防应用中实?#20013;?#33021;目标,同时降低成本。 以 Qorvo 超可靠的碳化硅基氮化镓 (GaN-on-SiC) 技术为基础,10 瓦 TGA2222 提供 16dB 大信号增益、25dB 小信号增益以及大于 22% 的行业领先的功率附加效率。它以更小的芯片提供这种扩展的 RF 功率,减少了组件的尺寸、重量和数量,为国防应用提供简单但强大的解决方案。 Qorvo
发表于 2019-06-12

小广播

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright ? 2005-2019 EEWORLD.com.cn, Inc. All rights reserved
极速飞艇开奖结果168